注册

JEDEC公布LPDDR6路线图

来源:全球半导体观察       

4月23日,固态技术协会JEDEC宣布,计划对下一版JESD209-6 LPDDR6标准进行重大更新。在2025年7月发布的基础版本之上,新版标准将打破传统的移动设备局限,正式进军数据中心和AI加速计算领域,旨在为行业提供兼具高能效与超大容量的内存解决方案。

即将推出的LPDDR6标准更新将聚焦以下四大核心亮点:

更窄的单晶粒接口(x6)实现更高容量:随着非二进制接口宽度从x16变为x24,加上x12和额外的x6子通道模式,每个封装内可以容纳更多晶粒(Die),并提高了每个组件和每个通道的内存容量。这是满足AI级别内存容量需求的关键要素。

灵活的元数据划分(Metadata carve-out):该功能旨在最大限度地减少对峰值数据吞吐量的影响,为数据中心客户提供更多选择,使其能够根据自身特定的可靠性需求,在用户容量和元数据需求之间取得平衡。

512 GB容量即将到来:LPDDR6有望突破当前LPDDR5/5X的最大容量限制,这一特性旨在满足AI训练和推理工作负载不断增长的内存容量需求。

LPDDR6 SOCAMM2模组标准正在开发中:JEDEC正在积极制定基于LPDDR6的SOCAMM2模组标准,该标准旨在延续紧凑、易于维护的模组外形尺寸,并提供从现今LPDDR5X SOCAMM2模组的清晰升级路径。

此外,JEDEC还即将完成一项关于LPDDR6存内计算(Processing-in-Memory,简称PIM)技术的标准。该标准是对更广泛的LPDDR6路线图的补充,这种下一代内存解决方案旨在解决边缘和数据中心推理工作负载日益增长的性能和能效需求。

JEDEC表示,通过将处理能力直接集成到LPDDR6内存中,LPDDR6 PIM减少了内存与计算之间的数据传输,从而实现更高的推理性能和更低的功耗,同时保持基于LPDDR设计的效率优势。