EN CN
注册

【IC设计】关于英特尔“Foveros”逻辑芯片3D堆叠,看这两张图就够了

来源:英特尔       

在近日举行的英特尔“架构日”活动中,英特尔不仅展示了基于10纳米的PC、数据中心和网络系统,支持人工智能和加密加速功能的下一代“Sunny Cove”架构,还推出了业界首创的3D逻辑芯片封装技术——Foveros。这一全新的3D封装技术首次引入了3D堆叠的优势,可实现在逻辑芯片上堆叠逻辑芯片。

以下两张图,是对这一突破性发明的详细介绍,第一张图展示了Foveros如何与英特尔?嵌入式多芯片互连桥接(EMIB)2D封装技术相结合,将不同类型的小芯片IP灵活组合在一起,第二张图则分别从俯视和侧视的角度透视了“Foveros” 3D封装技术。

关于英特尔“Foveros”逻辑芯片3D堆叠,看这两张图就够了

图片来源:英特尔

关于英特尔“Foveros”逻辑芯片3D堆叠,看这两张图就够了

图片来源:英特尔

据悉,英特尔预计将从2019年下半年开始推出一系列采用Foveros技术的产品。首款Foveros产品将整合高性能10nm计算堆叠“芯片组合”和低功耗22FFL基础晶片。它将在小巧的产品形态中实现世界一流的性能与功耗效率。

继2018年英特尔推出突破性的嵌入式多芯片互连桥接(EMIB)2D封装技术之后, Foveros将成为下一个技术飞跃。

图片声明:封面图片来源于英特尔,如果我们使用了您的图片,请作者与本站联系索取稿酬。如您不希望作品出现在本站,可联系我们要求撤下您的作品。

如需获取更多资讯,请关注全球半导体观察官网(www.dramx.com)或搜索微信公众账号(全球半导体观察)。